Source-Synchronous Networks-On-Chip
Produktnummer:
18a07a0abeac49476d97645466cf479017
Autor: | Khatri, Sunil P. Mahapatra, Rabi Mandal, Ayan |
---|---|
Themengebiete: | Low-Jitter Clock for Network-on-Chip Networks-on-Chip NoC NoC Interconnect On-chip Communication Architecture Resonant Clocking Source-synchronous Networks-on-Chip System-on-Chip |
Veröffentlichungsdatum: | 14.11.2013 |
EAN: | 9781461494041 |
Sprache: | Englisch |
Seitenzahl: | 143 |
Produktart: | Gebunden |
Verlag: | Springer US |
Untertitel: | Circuit and Architectural Interconnect Modeling |
Produktinformationen "Source-Synchronous Networks-On-Chip"
This book describes novel methods for network-on-chip (NoC) design, using source-synchronous high-speed resonant clocks. The authors discuss NoCs from the bottom up, providing circuit level details, before providing architectural simulations. As a result, readers will get a complete picture of how a NoC can be designed and optimized. Using the methods described in this book, readers are enabled to design NoCs that are 5X better than existing approaches in terms of latency and throughput and can also sustain a significantly greater amount of traffic.

Sie möchten lieber vor Ort einkaufen?
Sie haben Fragen zu diesem oder anderen Produkten oder möchten einfach gerne analog im Laden stöbern? Wir sind gerne für Sie da und beraten Sie auch telefonisch.
Juristische Fachbuchhandlung
Georg Blendl
Parcellistraße 5 (Maxburg)
8033 München
Montag - Freitag: 8:15 -18 Uhr
Samstags geschlossen