Low Power Interconnect Design
Produktnummer:
18e34fb5413d9c4c408e728acf0b162860
Autor: | Saini, Sandeep |
---|---|
Themengebiete: | Embedded Systems Integrated Circuit Design Interconnect Buffer Insertion Network on Chip On-chip interconnect Schmitt Trigger |
Veröffentlichungsdatum: | 09.10.2016 |
EAN: | 9781493942947 |
Sprache: | Englisch |
Seitenzahl: | 152 |
Produktart: | Kartoniert / Broschiert |
Verlag: | Springer US |
Produktinformationen "Low Power Interconnect Design"
This book provides practical solutions for delay and power reduction for on-chip interconnects and buses. It provides an in depth description of the problem of signal delay and extra power consumption, possible solutions for delay and glitch removal, while considering the power reduction of the total system. Coverage focuses on use of the Schmitt Trigger as an alternative approach to buffer insertion for delay and power reduction in VLSI interconnects. In the last section of the book, various bus coding techniques are discussed to minimize delay and power in address and data buses.

Sie möchten lieber vor Ort einkaufen?
Sie haben Fragen zu diesem oder anderen Produkten oder möchten einfach gerne analog im Laden stöbern? Wir sind gerne für Sie da und beraten Sie auch telefonisch.
Juristische Fachbuchhandlung
Georg Blendl
Parcellistraße 5 (Maxburg)
8033 München
Montag - Freitag: 8:15 -18 Uhr
Samstags geschlossen